Siemens reduce el tiempo de desarrollo de circuitos integrados con la nueva herramienta EDA


La 60.ª Conferencia de Automatización del Diseño (DAC) comienza esta semana en San Francisco. La feria comercial EDA líder en la industria ya está en marcha del 9 al 13 de julio en la sede de Moscone West en San Francisco.

Como todos los años, el diseño de circuitos integrados (IC) es un tema destacado en la feria. El diseño de circuitos integrados es un proceso notoriamente lento, que requiere muchos pasos complejos e iteraciones para hacerlo bien. Para complicar más las cosas, el costo extremadamente alto del tapeout reduce el margen de error en el proceso de diseño. Por esta razón, las herramientas EDA potentes y ricas en funciones pueden tener un impacto significativo en el éxito y el tiempo de comercialización de nuevos chips.

El proceso estándar de diseño de circuitos integrados

El proceso de diseño de circuitos integrados estándar versus el enfoque de desplazamiento a la izquierda

Satisfaciendo esas necesidades, hoy en DAC, Siemens Digital Industries Software (anteriormente Siemens EDA) anunció el lanzamiento de Caliber DesignEnhancer, una nueva herramienta EDA desarrollada para permitir un tapeout más rápido mientras mejora la capacidad de fabricación del diseño y la confiabilidad del circuito. En este artículo, veremos tres características principales de Caliber DesignEnhancer para explorar cómo esta plataforma podría ayudar a los diseñadores de circuitos integrados.

A través de la optimización

La edición vía es uno de los tres principales patrones de uso de Calibre DesignEnhancer. Llamada DE Via, esta función está diseñada para mejorar el rendimiento y la confiabilidad de los diseños de circuitos integrados al agregar automáticamente las vías limpias de Verificación de reglas de diseño (DRC) al diseño.

DesignEnhancer a través de la herramienta de optimización.

DesignEnhancer a través de la herramienta de optimización

La herramienta puede analizar automáticamente diseños e insertar más de un millón de rutas «correctas por construcción». Para ello, la herramienta utiliza los requisitos de fabricación proporcionados por la fundición para determinar los requisitos para insertar vías. Estos requisitos se utilizan luego como entrada para el Caliber DesignEnhancer Via Kit basado en ASCII, que los diseñadores de circuitos integrados o los desarrolladores del kit de diseño de procesos (PDK) pueden modificar según sea necesario.

Además, la herramienta cuenta con una función de edición de un solo botón que maximiza el espacio de diseño disponible (incluidas las operaciones multicapa), lo que garantiza la máxima velocidad de producción. Con estas capacidades, DE Via puede ayudar a los planificadores a lograr sus objetivos energéticos sin afectar el rendimiento o las métricas del área.

Inserción de celda de relleno

El siguiente de los tres patrones de uso de Calibre DesignEnhancer es la herramienta Insertar celda de relleno.

Llamado modelo Pvr (Physical Verification-Ready), la herramienta de inserción de celdas de relleno tiene como objetivo reducir el tiempo para llegar a un diseño listo para DRC insertando celdas automáticamente. Específicamente, la herramienta inserta celdas de relleno de construcción correcta, celdas de condensador de desacoplamiento (DCAP) y celdas de relleno de orden de cambio de ingeniería (ECO) en la implementación posterior al diseño de los diseños de IC.

DesignEnhancer Pvr mejora drásticamente el tiempo de diseño

Calibre DesignEnhancer Pvr mejora significativamente el tiempo de diseño.

Según Siemens, el modelo Pvr utiliza inyección DCAP para mejorar la calidad de los resultados y cumplir con las especificaciones de densidad de los diseñadores. En el transcurso de un flujo de diseño, se dice que el enfoque de herramientas correcto reduce significativamente el tiempo de ejecución general, lo que permite a los diseñadores obtener cintas más rápidamente.

Mejora de la red eléctrica

La característica final de Caliber DesignEnhancer que cubriremos es el modelo Power Grid Enhancer (Pge).

Diseñado para optimizar las estructuras de alimentación y tierra en los diseños de circuitos integrados, DE Pge realiza un análisis automático de los diseños e inserta vías e interconexiones limpias para DRC en rieles abiertos. Este proceso crea corridas paralelas, reduciendo efectivamente la resistencia y mitigando los problemas de resistencia interna y electromigración dentro de la red de alimentación de un IC.

Mejoras en la caída de IR con DE Pge

Mejoras en la caída de IR con DE Pge

El modelo tiene la capacidad única de enfocar las mejoras de diseño en áreas específicas. Este enfoque específico puede reducir la caída de IR y minimizar cualquier impacto potencial en el tiempo. Siemens dice que la herramienta no solo mejora las instalaciones de energía y tierra, sino que también mantiene el rendimiento general del diseño de IC.

La compañía informa que los usuarios de PGE han informado mejoras sustanciales, con problemas de abandono de IR reducidos hasta en un 90% en algunos casos.

Simplificar el diseño de circuitos integrados

Si bien el diseño de circuitos integrados se ha ganado la reputación de ser difícil y lento, no tiene por qué ser así. Con su nueva herramienta DesignEnhancer, Siemens está introduciendo una serie de características importantes en el flujo de trabajo de diseño de circuitos integrados, con el objetivo de crear mejores diseños más rápido. Con el objetivo final de impulsar diseños más confiables para un tapeout más rápido, el nuevo DesignEnhancer de Siemens podría ser una opción sólida en el mercado de EDA IC.

Según Siemens EDA, los kits Caliber DesignEnhancer ahora están disponibles para todas las principales fundiciones que admiten diseños de 130nm a 2nm, según el modelo de uso y la tecnología.

Puede encontrar más información en la hoja de datos de Caliber DesignEnhancer.

Todas las imágenes utilizadas son cortesía de Siemens