Este año, Samsung participó en el Foundry Forum para revelar los planes a corto y largo plazo de la empresa para su negocio de fundición.
Samsung hizo varios anuncios en el Foundry Forum de este año. Imagen cortesía de Samsung
Primero, la compañía destacó sus planes para expandir las aplicaciones de su proceso de 2 nanómetros (nm) y su proceso especializado. Samsung también anunció planes para mejorar el soporte fablesss para sus clientes a través de relaciones establecidas con las principales empresas de EDA. En este artículo, veremos algunas de las asociaciones clave que Samsung ha establecido con grupos EDA como Synopsys, Cadence y Ansys.
Sinopsis
Uno de los jugadores clave de EDA con los que Samsung fortaleció sus lazos en el Foundry Forum de este año es Synopsys.
Las empresas ampliaron recientemente su acuerdo para desarrollar conjuntamente una gran cartera de propiedad intelectual (PI). En un esfuerzo por minimizar los riesgos de diseño y acelerar el éxito del silicio para diversas aplicaciones, esta colaboración ha mejorado la oferta IP de Synopsys para los procesos avanzados de Samsung, incluidos 8LPU, SF5, SF4 y SF3. Synopsys también está optimizando la IP para los nodos de procesos automotrices SF5A y SF4A de Samsung para cumplir con los estrictos requisitos de temperatura y confiabilidad.
Una oblea de silicio Synopsys-Samsung. Imagen cortesía de Synopsis
Synopsys y Samsung Foundry también están ayudando a los fabricantes de chips a acelerar el diseño de sistemas de matriz múltiple 2.5D y 3D basados en las tecnologías de proceso más avanzadas de Samsung. Los grupos ofrecen flujos de referencia EDA certificados, incluidos Synopsys 3DIC Compiler y UCIe IP para conectividad de matriz a matriz, para ayudar a los diseñadores a desarrollar sistemas de matrices múltiples en los procesos de 5nm, 4nm y 3nm de Samsung Foundry.
Otras colaboraciones importantes entre Synopsys y Samsung Foundry incluyen el desarrollo de un flujo de diseño optimizado para el proceso SF2 de Samsung Foundry y un nuevo flujo de referencia de diseño de circuito integrado de radiofrecuencia (RFIC) desarrollado con Samsung Foundry para su proceso 14LPU.
Cadencia
Samsung también anunció planes para asociarse con Cadence en el Foundry Forum de este año.
En primer lugar, las empresas anunciaron que aprovecharán la plataforma Integrity 3D-IC de Cadence para diseñar paquetes de matriz múltiple de próxima generación. Específicamente, su objetivo es proporcionar flujos de referencia, kits de diseño de paquetes y el estándar Samsung 3D CODE a las herramientas de Cadence para eliminar los desafíos de diseño, como la complejidad del flujo y los problemas de integridad a nivel del sistema.
Tras este anuncio, Cadence ha revelado que Cadence Design Systems ha desarrollado un proceso de implementación back-end completo y certificado para admitir el nodo de proceso SF2 de Samsung Foundry. El flujo de Cadence RTL a GDS, optimizado para la tecnología de proceso de 2nm de Samsung Foundry, incluye varias soluciones y sistemas, como la solución Genus Synthesis, el sistema de implementación Innovus y la solución Tempus Timing Signoff, entre otros. El enrutamiento trasero mejora los resultados de PPA y alivia la congestión en las capas frontales, lo que lo hace adecuado para redes de distribución de energía, redes de árboles de reloj y enrutamiento de señales.
Finalmente, los grupos anunciaron que los flujos de trabajo analógicos y digitales personalizados de Cadence ahora están certificados para los procesos SF2 y SF3 de Samsung Foundry. Con el flujo certificado, los diseñadores que utilicen Cadence tendrán acceso a funciones como soporte para intercambio de celdas, soluciones de filas mixtas, celdas de cambio de máscara y soporte para varias celdas estándar rectas para lograr una mayor densidad y confiabilidad en estos diseños.
análisis
El último jugador de EDA con el que Samsung anunció asociaciones en el Foundry Forum de este año es Ansys.
En el proyecto RFIC mencionado anteriormente desarrollado por Samsung y Synopsys, Ansys ha proporcionado un «análisis electromagnético de aprobación de oro» a través de su familia de modelado electromagnético RaptorX, Exalto Electromagnetic Extraction and Signoff, y Ansys VeloceRF Inductor and Transformer Design Tools.
El nuevo flujo de referencia de Ansys y Samsung. Imagen cortesía de Ansys
Ansys reveló más tarde que obtuvo la certificación para sus soluciones de aprobación de integridad de energía RedHawk-SC y Totem para la última tecnología de proceso de silicio de 2 nm de Samsung. Además, Samsung Foundry ha certificado la plataforma de verificación e integridad térmica de Ansys para las tecnologías de empaque de múltiples matrices de Samsung. Con esta colaboración, Samsung Foundry y Ansys esperan mejorar la confiabilidad térmica y el rendimiento de los circuitos integrados 2.5D y 3D en los procesos de Samsung.
Samsung refuerza su liderazgo en semiconductores
Samsung está siguiendo varios enfoques para mejorar sus nodos y capacidades de proceso. Al mejorar los flujos de trabajo y las asociaciones con actores clave de EDA en la industria, la empresa garantiza que los circuitos integrados más avanzados se construyan sobre los procesos de Samsung Foundry. Este movimiento fortalece la posición de Samsung en la industria de los semiconductores y hace que el diseño de chips de próxima generación sea más accesible para todos.